Electronic Components Datasheet Search |
|
TMS320F2810 Datasheet(PDF) 8 Page - Texas Instruments |
|
|
TMS320F2810 Datasheet(HTML) 8 Page - Texas Instruments |
8 / 173 page Tables 8 April 2001 − Revised July 2007 SPRS174O List of Tables Table Page Table 2−1. Hardware Features† 13 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 2−2. Signal Descriptions† 17 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−1. Addresses of Flash Sectors in F2812 and F2811 32 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−2. Addresses of Flash Sectors in F2810 32 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−3. Wait States 34 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−4. Boot Mode Selection 37 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−5. Impact of Using the Code Security Module 37 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−6. Peripheral Frame 0 Registers 41 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−7. Peripheral Frame 1 Registers 41 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−8. Peripheral Frame 2 Registers 42 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−9. Device Emulation Registers 43 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−10. XINTF Configuration and Control Register Mappings 45 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−11. XREVISION Register Bit Definitions 45 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−12. PIE Peripheral Interrupts 47 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−13. PIE Configuration and Control Registers 48 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−14. External Interrupts Registers 49 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−15. PLL, Clocking, Watchdog, and Low-Power Mode Registers 51 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−16. PLLCR Register Bit Definitions 52 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−17. Possible PLL Configuration Modes 54 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 3−18. F281x and C281x Low-Power Modes 56 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−1. CPU-Timers 0, 1, 2 Configuration and Control Registers 59 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−2. Module and Signal Names for EVA and EVB 60 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−3. EVA Registers 61 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−4. ADC Registers 69 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−5. 3.3-V eCAN Transceivers for the TMS320F281x and TMS320C281x DSPs 71 . . . . . . . . . . . . . . . . . . . Table 4−6. CAN Registers Map 73 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−7. McBSP Register Summary 76 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−8. SCI-A Registers 79 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−9. SCI-B Registers 79 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−10. SPI Registers 82 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−11. GPIO Mux Registers 84 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 4−12. GPIO Data Registers 85 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−1. Typical Current Consumption by Various Peripherals (at 150 MHz) 97 . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−2. Recommended “Low-Dropout Regulators” 99 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−3. TMS320F281x and TMS320C281x Clock Table and Nomenclature 102 . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−4. Input Clock Frequency 102 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−5. XCLKIN Timing Requirements − PLL Bypassed or Enabled 103 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−6. XCLKIN Timing Requirements − PLL Disabled 103 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−7. Possible PLL Configuration Modes 103 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−8. XCLKOUT Switching Characteristics (PLL Bypassed or Enabled) 104 . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−9. Reset (XRS) Timing Requirements 104 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−10. IDLE Mode Timing Requirements 109 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−11. IDLE Mode Switching Characteristics 109 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−12. STANDBY Mode Timing Requirements 109 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−13. STANDBY Mode Switching Characteristics 110 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Table 6−14. HALT Mode Timing Requirements 111 . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . |
Similar Part No. - TMS320F2810 |
|
Similar Description - TMS320F2810 |
|
|
Link URL |
Privacy Policy |
ALLDATASHEET.NET |
Does ALLDATASHEET help your business so far? [ DONATE ] |
About Alldatasheet | Advertisement | Contact us | Privacy Policy | Link Exchange | Manufacturer List All Rights Reserved©Alldatasheet.com |
Russian : Alldatasheetru.com | Korean : Alldatasheet.co.kr | Spanish : Alldatasheet.es | French : Alldatasheet.fr | Italian : Alldatasheetit.com Portuguese : Alldatasheetpt.com | Polish : Alldatasheet.pl | Vietnamese : Alldatasheet.vn Indian : Alldatasheet.in | Mexican : Alldatasheet.com.mx | British : Alldatasheet.co.uk | New Zealand : Alldatasheet.co.nz |
Family Site : ic2ic.com |
icmetro.com |